當(dāng)前位置:首頁 > 科技文檔 > 硬件 > 正文

基于交叉開關(guān)互連的多核堆棧處理器架構(gòu)設(shè)計

計算機工程與設(shè)計 頁數(shù): 8 2024-07-16
摘要: 為滿足堆棧處理器對于并行化程序應(yīng)用的需求,提出一種多核堆棧處理器架構(gòu)。在單核堆棧處理器的基礎(chǔ)上,以交叉開關(guān)作為核間互連結(jié)構(gòu),通過對指令集、高速緩存器、一致性協(xié)議以及中斷機制的設(shè)計,可在一個時鐘周期內(nèi)完成取指、譯碼、執(zhí)行、核間數(shù)據(jù)傳輸和中斷響應(yīng)操作。在Xilinx FPGA芯片上進行單核、雙核和四核堆棧處理器的實現(xiàn),通過矩陣乘法計算進行性能實驗驗證,在100 MHz時鐘頻率的情況...

開通會員,享受整站包年服務(wù)立即開通 >