一種3.32 mW 0.1~2.0 GHz寬帶接收機(jī)芯片設(shè)計(jì)
微電子學(xué)
頁(yè)數(shù): 6 2024-06-20
摘要: 基于TSMC 65 nm CMOS工藝設(shè)計(jì)了一種工作頻率覆蓋0.1~2.0 GHz的寬帶低功耗零中頻射頻接收機(jī)芯片。提出的接收機(jī)主要包含了無(wú)電感寬帶低噪聲放大器、無(wú)源混頻器以及中頻濾波器模塊。其中,濾波器模塊通過(guò)采用反相器替代了傳統(tǒng)的跨阻放大器或者有源低通濾波器,在降低功耗的同時(shí)避免使用大量電容、電阻,達(dá)到了低功耗、小型化的目的。提出的接收機(jī)電路通過(guò)Cadence Explor...