基于SRAM的感存算一體化技術(shù)綜述
電子與信息學(xué)報(bào)
頁(yè)數(shù): 11 2022-12-27
摘要: 基于SRAM(靜態(tài)隨機(jī)存取)存儲(chǔ)器的感存算一體化芯片架構(gòu)將傳感、存儲(chǔ)和計(jì)算功能結(jié)合,通過使存儲(chǔ)單元具備計(jì)算能力,避免了計(jì)算過程中數(shù)據(jù)的搬移,解決了馮諾依曼架構(gòu)所面臨的“存儲(chǔ)墻”的問題。該結(jié)構(gòu)與傳感器部分結(jié)合,可以實(shí)現(xiàn)超高速、超低功耗的運(yùn)算能力。SRAM存儲(chǔ)器相較于其他存儲(chǔ)器在速度方面具有較大優(yōu)勢(shì),主要體現(xiàn)在該架構(gòu)能夠?qū)崿F(xiàn)較高的能效比,在精度增強(qiáng)后可以保證較高精度,適用于低功耗高...